ورود به حساب

نام کاربری گذرواژه

گذرواژه را فراموش کردید؟ کلیک کنید

حساب کاربری ندارید؟ ساخت حساب

ساخت حساب کاربری

نام نام کاربری ایمیل شماره موبایل گذرواژه

برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید


09117307688
09117179751

در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید

دسترسی نامحدود

برای کاربرانی که ثبت نام کرده اند

ضمانت بازگشت وجه

درصورت عدم همخوانی توضیحات با کتاب

پشتیبانی

از ساعت 7 صبح تا 10 شب

دانلود کتاب High Performance Embedded Architectures and Compilers: 5th International Conference, HiPEAC 2010, Pisa, Italy, January 25-27, 2010. Proceedings

دانلود کتاب کارایی بالا معماری و کامپایلرهای جاسازی شده: پنجمین کنفرانس بین المللی ، HiPEAC 2010 ، پیزا ، ایتالیا ، 25 تا 27 ژانویه ، 2010. مجموعه مقالات

High Performance Embedded Architectures and Compilers: 5th International Conference, HiPEAC 2010, Pisa, Italy, January 25-27, 2010. Proceedings

مشخصات کتاب

High Performance Embedded Architectures and Compilers: 5th International Conference, HiPEAC 2010, Pisa, Italy, January 25-27, 2010. Proceedings

ویرایش: 1 
نویسندگان: , , , , ,   
سری: Lecture Notes in Computer Science 5952 : Theoretical Computer Science and General Issues 
ISBN (شابک) : 9783642115141, 9783642115158 
ناشر: Springer-Verlag Berlin Heidelberg 
سال نشر: 2010 
تعداد صفحات: 381 
زبان: English 
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) 
حجم فایل: 12 مگابایت 

قیمت کتاب (تومان) : 32,000



کلمات کلیدی مربوط به کتاب کارایی بالا معماری و کامپایلرهای جاسازی شده: پنجمین کنفرانس بین المللی ، HiPEAC 2010 ، پیزا ، ایتالیا ، 25 تا 27 ژانویه ، 2010. مجموعه مقالات: ساختارهای محاسباتی و منطقی، معماری پردازنده، ورودی/خروجی و ارتباطات داده، طراحی منطقی، شبکه های ارتباطی کامپیوتری، زبان های برنامه نویسی، کامپایلرها، مترجمان



ثبت امتیاز به این کتاب

میانگین امتیاز به این کتاب :
       تعداد امتیاز دهندگان : 11


در صورت تبدیل فایل کتاب High Performance Embedded Architectures and Compilers: 5th International Conference, HiPEAC 2010, Pisa, Italy, January 25-27, 2010. Proceedings به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.

توجه داشته باشید کتاب کارایی بالا معماری و کامپایلرهای جاسازی شده: پنجمین کنفرانس بین المللی ، HiPEAC 2010 ، پیزا ، ایتالیا ، 25 تا 27 ژانویه ، 2010. مجموعه مقالات نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.


توضیحاتی در مورد کتاب کارایی بالا معماری و کامپایلرهای جاسازی شده: پنجمین کنفرانس بین المللی ، HiPEAC 2010 ، پیزا ، ایتالیا ، 25 تا 27 ژانویه ، 2010. مجموعه مقالات



این کتاب مجموعه مقالات داوری پنجمین کنفرانس بین‌المللی معماری‌ها و کامپایلرهای جاسازی شده با کارایی بالا، HiPEAC 2010، در پیزا، ایتالیا، در ژانویه 2010 برگزار شد.

23 مقاله کامل اصلاح‌شده ارائه شده همراه با چکیده 2 سخنرانی دعوت شده به دقت مورد بررسی قرار گرفت و از 94 مورد ارسالی انتخاب شد. مقالات در بخش های موضوعی در زمینه پشتیبانی معماری برای همزمانی سازماندهی شده اند. سیستم های کامپایل و زمان اجرا؛ معماری های قابل تنظیم و سفارشی سازی شده؛ راندمان، قابلیت اطمینان و قدرت چند هسته ای؛ سازماندهی و بهینه سازی حافظه؛ و برنامه نویسی و تجزیه و تحلیل شتاب دهنده ها.


توضیحاتی درمورد کتاب به خارجی

This book constitutes the refereed proceedings of the 5th International Conference on High Performance Embedded Architectures and Compilers, HiPEAC 2010, held in Pisa, Italy, in January 2010.

The 23 revised full papers presented together with the abstracts of 2 invited keynote addresses were carefully reviewed and selected from 94 submissions. The papers are organized in topical sections on architectural support for concurrency; compilation and runtime systems; reconfigurable and customized architectures; multicore efficiency, reliability, and power; memory organization and optimization; and programming and analysis of accelerators.



فهرست مطالب

Front Matter....Pages -
Embedded Systems as Datacenters....Pages 1-1
Larrabee: A Many-Core Intel Architecture for Visual Computing....Pages 2-2
Remote Store Programming....Pages 3-17
Low-Overhead, High-Speed Multi-core Barrier Synchronization....Pages 18-34
Improving Performance by Reducing Aborts in Hardware Transactional Memory....Pages 35-49
Energy and Throughput Efficient Transactional Memory for Embedded Multicore Systems....Pages 50-65
Split Register Allocation: Linear Complexity Without the Performance Penalty....Pages 66-80
Trace-Based Data Layout Optimizations for Multi-core Processors....Pages 81-95
Buffer Sizing for Self-timed Stream Programs on Heterogeneous Distributed Memory Multiprocessors....Pages 96-110
Automatically Tuning Sparse Matrix-Vector Multiplication for GPU Architectures....Pages 111-125
Virtual Ways: Efficient Coherence for Architecturally Visible Storage in Automatic Instruction Set Extensions....Pages 126-140
Accelerating XML Query Matching through Custom Stack Generation on FPGAs....Pages 141-155
An Application-Aware Load Balancing Strategy for Network Processors....Pages 156-170
Memory-Aware Application Mapping on Coarse-Grained Reconfigurable Arrays....Pages 171-185
Maestro: Orchestrating Lifetime Reliability in Chip Multiprocessors....Pages 186-200
Combining Locality Analysis with Online Proactive Job Co-scheduling in Chip Multiprocessors....Pages 201-215
RELOCATE: Re gister File Loc al A ccess Pat te rn Redistribution Mechanism for Power and Thermal Management in Out-of-Order Embedded Processor....Pages 216-231
Performance and Power Aware CMP Thread Allocation Modeling....Pages 232-246
Multi-level Hardware Prefetching Using Low Complexity Delta Correlating Prediction Tables with Partial Matching....Pages 247-261
Scalable Shared-Cache Management by Containing Thrashing Workloads....Pages 262-276
SRP: Symbiotic Resource Partitioning of the Memory Hierarchy in CMPs....Pages 277-291
DIEF: An Accurate Interference Feedback Mechanism for Chip Multiprocessor Memory Systems....Pages 292-306
Tagged Procedure Calls ( TPC ): Efficient Runtime Support for Task-Based Parallelism on the Cell Processor....Pages 307-321
Analysis of Task Offloading for Accelerators....Pages 322-336
Offload – Automating Code Migration to Heterogeneous Multicore Systems....Pages 337-352
Computer Generation of Efficient Software Viterbi Decoders....Pages 353-368
Back Matter....Pages -




نظرات کاربران