دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Anand Raghunathan, Niraj K. Jha, Sujit Dey (auth.) سری: ISBN (شابک) : 9781461374817, 9781461554332 ناشر: Springer US سال نشر: 1998 تعداد صفحات: 185 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 5 مگابایت
کلمات کلیدی مربوط به کتاب تجزیه و تحلیل و بهینه سازی قدرت در سطح بالا: مدارها و سیستم ها، مهندسی برق، مهندسی به کمک کامپیوتر (CAD، CAE) و طراحی
در صورت تبدیل فایل کتاب High-Level Power Analysis and Optimization به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب تجزیه و تحلیل و بهینه سازی قدرت در سطح بالا نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
تحلیل و بهینهسازی توان در سطح بالا شرح جامعی از
تکنیکهای تجزیه و تحلیل توان و بهینهسازی را در سطوح بالاتر
(معماری و رفتار) سلسله مراتب طراحی ارائه میدهد، که اغلب
سطوحی هستند که بیشترین بازده را دارند. صرفه جویی در برق این
کتاب روشهای تخمین توان و بهینهسازی را برای استفاده در طول
سطوح بالا (سنتز رفتاری)، و همچنین برای طرحهایی که در سطح
ثبت-انتقال یا معماری بیان میشوند، توصیف میکند.
تحلیل و بهینهسازی توان در سطح بالا تحقیقات
پیشرفتهای را در مورد موضوعات زیر بررسی میکند: تکنیکهای
برآورد توان/مدلسازی کلان برای طراحیهای سطح معماری،
تکنیکهای مدیریت توان در سطح بالا. و بهینه سازی سنتز سطح بالا
برای توان کم.
تجزیه و تحلیل و بهینه سازی توان در سطح بالا برای
دانشجویان، محققین، طراحان، توسعه دهندگان روش طراحی و توسعه
دهندگان ابزار EDA که علاقه مند به طراحی VLSI کم مصرف یا بالا
هستند خواندن بسیار مفید خواهد بود. روشهای طراحی سطح.
High-Level Power Analysis and Optimization presents
a comprehensive description of power analysis and
optimization techniques at the higher (architecture and
behavior) levels of the design hierarchy, which are often the
levels that yield the most power savings. This book describes
power estimation and optimization techniques for use during
high-level (behavioral synthesis), as well as for designs
expressed at the register-transfer or architecture
level.
High-Level Power Analysis and Optimization surveys
the state-of-the-art research on the following topics: power
estimation/macromodeling techniques for architecture-level
designs, high-level power management techniques, and
high-level synthesis optimizations for low power.
High-Level Power Analysis and Optimization will be
very useful reading for students, researchers, designers,
design methodology developers, and EDA tool developers who
are interested in low-power VLSI design or high-level design
methodologies.
Front Matter....Pages i-xix
Introduction....Pages 1-15
Background....Pages 17-35
Architecture-Level Power Estimation....Pages 37-79
Power Management....Pages 81-114
High-Level Synthesis for Low Power....Pages 115-153
Conclusions and Future Work....Pages 155-157
Back Matter....Pages 159-175