ورود به حساب

نام کاربری گذرواژه

گذرواژه را فراموش کردید؟ کلیک کنید

حساب کاربری ندارید؟ ساخت حساب

ساخت حساب کاربری

نام نام کاربری ایمیل شماره موبایل گذرواژه

برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید


09117307688
09117179751

در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید

دسترسی نامحدود

برای کاربرانی که ثبت نام کرده اند

ضمانت بازگشت وجه

درصورت عدم همخوانی توضیحات با کتاب

پشتیبانی

از ساعت 7 صبح تا 10 شب

دانلود کتاب Design and Analysis of High Efficiency Line Drivers for xDSL

دانلود کتاب طراحی و تحلیل درایورهای خط با کارایی بالا برای xDSL

Design and Analysis of High Efficiency Line Drivers for xDSL

مشخصات کتاب

Design and Analysis of High Efficiency Line Drivers for xDSL

دسته بندی: تحلیل و بررسی
ویرایش:  
نویسندگان: ,   
سری:  
ISBN (شابک) : 1402025181 
ناشر:  
سال نشر: 2004 
تعداد صفحات: 258 
زبان: English 
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) 
حجم فایل: 4 مگابایت 

قیمت کتاب (تومان) : 34,000



ثبت امتیاز به این کتاب

میانگین امتیاز به این کتاب :
       تعداد امتیاز دهندگان : 10


در صورت تبدیل فایل کتاب Design and Analysis of High Efficiency Line Drivers for xDSL به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.

توجه داشته باشید کتاب طراحی و تحلیل درایورهای خط با کارایی بالا برای xDSL نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.


توضیحاتی در مورد کتاب طراحی و تحلیل درایورهای خط با کارایی بالا برای xDSL

طراحی و تجزیه و تحلیل درایورهای خط با کارایی بالا برای xDSL مهمترین بلوک ساختمان یک سیستم xDSL (ADSL، VDSL، ...) را پوشش می دهد: درایور خط. درایورهای خط سنتی کلاس AB بیش از 70 درصد از کل بودجه برق مودم های پیشرفته ADSL را مصرف می کنند. این کتاب مشکلات اصلی در طراحی درایورهای خط برای xDSL را شرح می دهد. مهمترین مشخصات با توجه به خصوصیات اصلی کانال و خصوصیات سیگنال به تفصیل شرح داده شده است. فن‌آوری‌های سنتی (کلاس AB)، مدرن (کلاس G) و فناوری‌های آینده (کلاس K) مورد بحث قرار می‌گیرند. بخش اصلی طراحی و تحلیل درایورهای خط با کارایی بالا برای xDSL، طراحی یک معماری جدید را توصیف می‌کند: تقویت کننده قدرت خود نوسانی یا SOPA. این معماری از یک طرح مدولاسیون غیر خطی و ناهمزمان استفاده می کند که انتقال بسیار کارآمد و بسیار خطی را امکان پذیر می کند. این مفهوم با دو پیاده سازی در فناوری CMOS دیجیتال ثابت شده است: یک درایور خط سازگار با G-Lite با راندمان 61٪ و یک تقویت کننده برق کامل سازگار با ADSL-VDSL با راندمان انرژی 47٪. معماری پیشنهادی به طور کامل مورد تجزیه و تحلیل قرار گرفته و طرح‌های طراحی کامل شامل قوانین مقیاس‌بندی CMOS و ابزارهای نرم‌افزاری برای تسهیل طراحی این نوع تقویت‌کننده‌ها به طور گسترده توضیح داده شده است. از آنجایی که تجزیه و تحلیل یک تقویت‌کننده SOPA شامل تکنیک‌های پیشرفته طراحی سیستم غیرخطی است، طراحی و تجزیه و تحلیل درایورهای خط با راندمان بالا برای xDSL تکنیک های تحلیل غیرخطی بسیار پیشرفته ای را ارائه می دهد که نه تنها به طراحی درایورهای خط با راندمان بالا کمک می کند، بلکه در سایر حوزه های طراحی سیستم آنالوگ نیز قابل استفاده است. بنابراین طراحی و تحلیل درایورهای خط با کارایی بالا برای xDSL می تواند انجام شود. نه تنها به عنوان یک آموزش جامع در مورد ویژگی های اولیه و محدودیت های درایور خط xDSL، بلکه به عنوان یک آموزش در مورد طراحی پیشرفته سیستم غیرخطی و یک کتابچه راهنمای طراحی تقویت کننده قدرت سوئیچینگ بسیار کارآمد نیز بخوانید.


توضیحاتی درمورد کتاب به خارجی

Design and Analysis of High Efficiency Line Drivers for xDSL covers the most important building block of an xDSL (ADSL, VDSL, ...) system: the line driver. Traditional Class AB line drivers consume more than 70% of the total power budget of state-of-the-art ADSL modems. This book describes the main difficulties in designing line drivers for xDSL. The most important specifications are elaborated staring from the main properties of the channel and the signal properties. The traditional (class AB), state-of-the-art (class G) and future technologies (class K) are discussed.The main part of Design and Analysis of High Efficiency Line Drivers for xDSL describes the design of a novel architecture: the Self-Oscillating Power Amplifier or SOPA. This architecture uses a non-linear, asynchronous modulation scheme that enables highly efficient, highly linear transmission. The concept has been proven by two implementations in a digital CMOS technology: a G-Lite compliant line driver with 61% efficiency and a full ADSL-VDSL downstream compliant power amplifier with 47% power efficiency. The proposed architecture is fully analysed and complete design plans including CMOS scaling laws and software tools to facilitate the design of these types of amplifiers are extensively described.Since the analysis of a SOPA amplifier involves advanced non-linear system design techniques, Design and Analysis of High Efficiency Line Drivers for xDSL presents extensively advanced non-linear analysis techniques which not only aid the design of high efficiency line drivers but are also applicable in other domains of analog system design.Therefore Design and Analysis of High Efficiency Line Drivers for xDSL can be read not only as an exhaustive tutorial on the basic properties and limitations of an xDSL line driver, but also as a tutorial on advanced non-linear system design and a design manual of a highly efficient switching power amplifier.



فهرست مطالب

Team DDU......Page 1
Contents......Page 8
List of......Page 15
List of......Page 21
1. INTRODUCTION......Page 24
1.1.1 The Market......Page 25
1.1.3 Line Drivers : the gap in the xDSL system......Page 26
1.2 Power Amplifiers in CMOS......Page 28
1.3 Non-linear System Design......Page 29
2 Organisation of the Book......Page 30
2. TRADITIONAL XDSL LINE DRIVERS......Page 32
1.1 The Beginning......Page 33
1.2 Cable Technology......Page 35
1.3 Voice-Band Modem Technologies......Page 36
1.4.1 The early beginning : ISDN......Page 40
1.4.2 The further evolution to xDSL......Page 41
1.5 The Competition......Page 45
2.2 Channel Properties......Page 47
2.3.1 Bridged Taps......Page 50
2.3.2 Cross-Talk......Page 51
2.3.3 Ingress and Egress......Page 52
3.1 The Shannon Limit......Page 53
3.2.1 Basic Properties......Page 54
3.2.2 Time Domain Representation - The Crest Factor......Page 55
3.3.1 Missing Tone Power Ratio and Missing Band Depth......Page 57
3.3.2 Spectral Masks......Page 59
4.1 The Challenge......Page 60
4.2 Line Termination and The Hybrid......Page 61
5.1.1 Class AB operation......Page 64
5.1.2 Quiescent current control......Page 66
5.2 Class G/H......Page 68
5.3.1 Basic Class D configuration......Page 71
5.3.2 Output Stage Considerations......Page 72
5.3.3 Modulation Schemes......Page 74
5.3.4 Self-Oscillating Class D......Page 76
5.4 Class K and other combined structures......Page 77
6 Conclusions......Page 79
1.1 A Signal Point-of-view......Page 80
1.2 Linear versus Non-Linear......Page 81
1.3 Hard- versus Soft-Non-Linearity......Page 82
1.4 Solution Methods......Page 83
2.2 Unified Theory of the Describing Function Method......Page 84
2.4.1 Calculation......Page 86
2.4.2 Use of the single sinusoid DF......Page 88
2.4.3 The Modified Nyquist Plot......Page 89
2.4.4 Important Describing Functions......Page 90
2.5.1 Calculation......Page 91
2.5.2 Use of the TSIDF......Page 92
2.5.3 Some important TSIDF functions......Page 93
3 Conclusions......Page 95
4. BEHAVIOURAL MODELLING OF THE SOPA......Page 98
1.1 General Description......Page 99
1.2 State-Space Equations......Page 100
1.3 Numerical Verification......Page 102
2.1.1 Analytical determination......Page 104
2.1.2 Graphical representation......Page 106
2.2.1 Resistive Coupling......Page 108
2.2.2 Non-Resistive Coupling......Page 114
2.3.1 Dithering effect of the limit cycle oscillation......Page 121
2.3.2 Dynamic Range Calculation......Page 122
2.3.3 Signal Bandwidth......Page 128
2.4.1 First observations......Page 136
2.4.2 Model for the forced, coupled system......Page 139
2.5 Inherent adaptivity of limit cycle systems......Page 141
2.6 Conclusions on the analysis of the zeroth order SOPA......Page 144
3.1 Noise shaping technique......Page 145
3.2 Limit cycle oscillation......Page 146
3.3.1 Resistive Coupling......Page 150
3.3.2 Non-Resistive Coupling......Page 152
3.4.1 Dynamic Range Calculation......Page 153
3.4.2 Signal Bandwidth......Page 156
4 Final Remarks and Conclusions......Page 157
5. DESIGN PLAN AND CAD-TOOLS......Page 160
1 Design plan synthesis......Page 161
1.1.1 Limitations imposed by the processing technology......Page 162
1.1.2 Transformer Limitations......Page 165
1.2.1 Output Swing Estimation......Page 167
1.2.2 SOPA order estimation......Page 168
1.2.4 Power estimation......Page 169
2.1 Requirements......Page 171
2.2.1 Framework Overview......Page 172
2.2.2 Parameter structures......Page 174
2.3.2 Numerical implementation of the describing function model......Page 175
2.3.3 Graphical frequency domain analysis......Page 177
2.4.1 ODEPACK implementation......Page 178
2.4.2 Hspice/Eldo Simulations......Page 181
2.4.3 Comparison between numerical methods......Page 183
2.5 Measurement Interfaces......Page 184
2.5.2 Equipment interfaces and post-processing......Page 185
3 Conclusions......Page 186
6. REALISATIONS IN MAINSTREAM CMOS......Page 190
1.1 Goal of the Test Chip......Page 191
1.2.1 The Output Driver......Page 192
1.2.2 The Tapered Buffer......Page 193
1.2.3 The Comparator......Page 194
1.2.4 The Loop Filter......Page 198
1.3.2 Electro-migration......Page 200
1.3.3 Other Considerations......Page 203
1.4.2 Sine wave inputs......Page 205
1.5.1 Comparison with the state-of-the-art......Page 209
1.5.2 Strong Points......Page 210
2.1 Goal of the Test Chip......Page 212
2.2.2 The Tapered Buffer......Page 214
2.2.3 The Comparator......Page 215
2.2.4 The Integrators......Page 216
2.4.1 Measurement Set-up......Page 218
2.4.2 ADSL Characterisation......Page 220
2.4.4 FTTEx Deployment......Page 221
2.5.1 Comparison with the present state-of-the-art......Page 222
2.5.2 Strong Points......Page 223
3 Conclusions......Page 225
1.1 To build a highly efficient line driver for ADSL......Page 228
1.3 This work advances the knowledge of non-linear analogue design......Page 231
Glossary......Page 234
1 Stability Criterion......Page 242
2 Polar Form of the Coupled Open Loop Transfer Function......Page 243
3 Calculation of the Stability Conditions......Page 244
References......Page 248
Index......Page 254




نظرات کاربران